职位描述
岗位职责:
硬件架构设计与技术统筹
主导水利RTU、叫应终端等产品的硬件系统设计,包括主板、显示屏、通信模块(4G/北斗/LoRa)、传感器接口等核心部件的选型与集成。
推动产品从传统单片机(如STM32)向嵌入式Linux系统(如ARM Cortex-A系列)的升级,支持AI算法(如水文预测、图像识别)的本地化部署。
AI与边缘计算硬件开发
设计低功耗边缘计算架构,集成AI加速模块(如NPU、GPU或FPGA),优化模型推理效率。
开发多模态数据融合方案(水文数据 摄像头/雷达等传感器),支持实时决策与预警功能。
生产与供应链管理
主导PCB设计、EMC测试、环境适应性(IP68防水、宽温-40℃~85℃)验证,确保产品符合水利行业标准。
协调供应商完成元器件选型、成本优化及量产导入,建立硬件BOM与生产SOP。
团队协作与标准化
搭建硬件开发流程规范(原理图/PCB设计、DFMEA分析、可靠性测试),指导初级工程师完成模块开发。
协同软件团队完成Linux驱动开发、硬件抽象层(HAL)设计及系统联调。
任职要求:
学历:本科及以上,电子工程、通信工程、自动化等相关专业(硕士优先)。
经验:3年以上嵌入式硬件开发经验,至少主导过2款工业级硬件产品从设计到量产的完整周期。
技术能力:
精通ARM Cortex-M/A系列、国产MCU(如GD32)开发,熟悉RT-Thread、FreeRTOS或嵌入式Linux系统。
掌握高速PCB设计(Altium Designer/Cadence),具备EMC/信号完整性优化经验。
熟悉AI边缘计算硬件方案(如瑞芯微RK3568、地平线旭日X3派等开发板适配)。
熟悉水利/工业场景硬件特性(防雷击、抗干扰、低功耗设计)。
加分项:
有水利、环保、气象等行业终端设备(如RTU、DTU)开发经验。
熟悉北斗短报文、LoRaWAN、NB-IoT等水利常用通信协议。
具备FPGA视频处理或AI加速器(如Intel OpenVINO、TensorRT Lite)部署经验。
了解人机交互设计(如QT/LVGL嵌入式GUI开发)。
软性素质:
具备技术团队管理经验,能统筹硬件、结构、生产等多方协作。
对水利行业痛点(如野外设备长期无人维护、数据回传稳定性)有敏锐洞察。